Pat
J-GLOBAL ID:200903047542785766
昇圧回路
Inventor:
Applicant, Patent owner:
Agent (1):
佐藤 隆久
Gazette classification:公開公報
Application number (International application number):1996074959
Publication number (International publication number):1997266281
Application date: Mar. 28, 1996
Publication date: Oct. 07, 1997
Summary:
【要約】【課題】 昇圧効率の向上と低電源電圧化を図れ、さらに開発コストの低減と開発時間の短縮を図れる昇圧回路を実現する。【解決手段】 昇圧回路を構成するMOSキャパシタをトリプルウェル構造を有するnMOSトランジスタTR1 によって構成し、MOSキャパシタのゲート電極10が昇圧回路の昇圧ノードに接続し、MOSキャパシタのソース拡散層20、ドレイン拡散層30およびp型ウェル40がクロック信号CLKまたはその反転信号/CLKの入力端子に接続し、n型ウェル50に電源電圧Vddを印加し、p基板60に基準電圧VSSを印加するので、MOSキャパシタのpn接合電流が流れることがなく、MOSキャパシタの容量Cがゲート/ソース電位Vgsに依存しないため、昇圧回路の低電源電圧化ができ、昇圧回路の効率の改善および開発コストの低減を図れる。
Claim (excerpt):
クロック信号の入力に応じて昇圧ノードへの電荷の供給を間欠的に行うチャージポンプを有する昇圧回路であって、上記チャージポンプが、第1導電型半導体基板内に第2導電型ウェルが形成され、当該ウェルに二つの第1導電型拡散層が形成され、上記ウェルと上記二つの拡散層が上記クロック信号の入力端子に共通に接続され、かつ、ゲート電極が上記昇圧ノードに接続された金属絶縁膜半導体キャパシタにより構成されている昇圧回路。
IPC (4):
H01L 27/04
, H01L 21/822
, G11C 16/06
, H02M 3/07
FI (3):
H01L 27/04 G
, H02M 3/07
, G11C 17/00 309 D
Return to Previous Page