Pat
J-GLOBAL ID:200903048161212022
電気デバイスの製造方法
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
三俣 弘文
Gazette classification:公開公報
Application number (International application number):1992171482
Publication number (International publication number):1993190250
Application date: Jun. 08, 1992
Publication date: Jul. 30, 1993
Summary:
【要約】【目的】 亀裂欠陥を有しない電着導電領域を含む電気的デバイスの製造方法を提供する。【構成】 合金の導電ストライプが電気メッキされた金属ストリップからデバイスの接点部分を製造する場合、型打ちおよび二次成形作業の際に、ストライプに亀裂部分が発生する。一般的に、銅ブロンズ材料のような金属ストリップ上のストライプ被膜はニッケル層、パラジウムとニッケル、コバルト、砒素または銀との合金層および硬質金のフラッシュメッキ層などである。型打ちおよび二次成形作業の前に、メッキストリップをアニーリング処理することにより亀裂欠陥の発生を防止することができる。加熱処理後、ストライプには亀裂は全く存在せず、また、ストライプとストリップとの連続層間の剥がれも全く無かった。
Claim (excerpt):
パラジウム合金からなる層を金属ベースの少なくとも一部分に電気メッキし、そして、メッキされたベース金属を所望の形状に成形し、前記パラジウム合金は、銀、砒素、ニッケルおよびコバルトからなる群から選択された少なくとも一種類の金属と共に合金化されたパラジウムからなり;前記成形工程の前に、少なくともメッキ部分をアニール処理し、該アニール処理は、メッキ析出層をアニールすることにより成形工程に基づく析出層の亀裂の発生を排除するのに十分であるが、金属ベースの弾性を損なうことのない時間にわたって行われ、その後、サンプルを室温にまで放冷させる;ことからなる、導電性領域を含む少なくとも1個の接点を有する電気デバイスの製造方法。
IPC (3):
H01R 43/16
, C25D 3/56
, C25D 5/50
Patent cited by the Patent: