Pat
J-GLOBAL ID:200903051216132792
プリント回路基板設計システム
Inventor:
Applicant, Patent owner:
Agent (1):
加藤 朝道
Gazette classification:公開公報
Application number (International application number):1997116379
Publication number (International publication number):1998293781
Application date: Apr. 18, 1997
Publication date: Nov. 04, 1998
Summary:
【要約】【課題】装置の動作信号周波数及びその高調波周波数が、配線長の1/2波長周波数と一致する場合、電磁ノイズが増加し規定以上の電磁ノイズが放射され、装置の動作条件を満たさなくなることをパターン配線後に検出するプリント回路基板設計シシテムの提供。【解決手段】パターン配線設計1を行った後、配線した配線長の良否判断を行う配線長チェック2を行う。装置のクロック周波数から1/2波長長さを算出し、パターン配線設計1により設計したクロックパターンの配線長と照合させる。1/2波長長さと配線長が一致する場合は、アラーム情報を出力し、パターン配線設計を再び行う。
Claim (excerpt):
配線パターンの配線長と、装置の動作信号周波数及びその高調波周波数の1/2波長長さとを一致させないようにチェックする手段を備えたことを特徴とするプリント回路基板設計システム。
IPC (3):
G06F 17/50
, H05K 1/02
, H05K 3/00
FI (4):
G06F 15/60 658 V
, H05K 1/02 J
, H05K 3/00 D
, G06F 15/60 658 E
Return to Previous Page