Pat
J-GLOBAL ID:200903052667073621
データ処理装置
Inventor:
,
,
,
Applicant, Patent owner:
,
Agent (1):
大日方 富雄
Gazette classification:公開公報
Application number (International application number):1991298001
Publication number (International publication number):1993108539
Application date: Oct. 17, 1991
Publication date: Apr. 30, 1993
Summary:
【要約】【構成】 低消費電力状態を有するマイクロコンピュータのI/Oポートに伝送データ信号のスタートビットを割込み入力として検出できる割込み検出回路を付加し、低消費電力状態ではこの割込み検出回路を活性化させかつI/Oポートを非活性状態にさせるとともに、通常動作状態ではI/Oポートを活性化させかつ割込み検出回路を非活性状態にさせるようにした。【効果】 低消費電力状態ではI/O端子が割込み端子として機能し、伝送データ信号を与えるだけでCPUに割込みがかかって通常動作状態へ移行するとともに、通常動作状態ではI/O端子が伝送データ信号の入出力端子として機能するため、ISO規格のカード用マイクロコンピュータにおいて、何ら外部端子を増設することなく低消費電力状態を設定することができ、しかも低消費電力状態から完全に元の状態へ復帰することができる。
Claim (excerpt):
信号の外部入出力端子にI/Oポートとともに入力信号の変化を検出して割込み信号を発生させる割込み検出回路が接続され、上記割込み検出回路またはI/Oポートの何れか一方が選択的に活性化されるように構成されてなることを特徴とするデータ処理装置。
IPC (3):
G06F 13/24 310
, G06F 9/06 450
, G06K 19/077
Patent cited by the Patent:
Cited by examiner (7)
Show all
Return to Previous Page