Pat
J-GLOBAL ID:200903052715792082

パラメトリック発振器及びその応用回路

Inventor:
Applicant, Patent owner:
Agent (1): 石田 敬 (外3名)
Gazette classification:公開公報
Application number (International application number):1994048213
Publication number (International publication number):1995263960
Application date: Mar. 18, 1994
Publication date: Oct. 13, 1995
Summary:
【要約】【目的】 本発明は、パラメトリック・コンピュータを構成する基本素子として用いられるパラメトリック発振器(SET発振器)及びその応用に関し、従来のトランジスタ型或いはパラメトリック型コンピュータにおけるスケール及び動作速度上の制限事項の影響を受けない新規のパラメトリック・コンピュータを構築するのに寄与することを目的とする。【構成】 微小な金属・絶縁物・金属サンドイッチ構造を持つ少なくとも1つのトンネリング接合12と、該トンネリング接合に直列に接続されたバイアス用直流電源14とを具備し、電源10から供給されるポンプ信号により前記トンネリング接合に単電子トンネリング振動を発生させ、その発生した振動を該ポンプ信号の分数調波に位相ロッキングして複数個の安定状態を得るように構成する。
Claim (excerpt):
電源(10)から供給されるポンプ信号により励振されるパラメトリック発振器であって、微小な金属・絶縁物・金属サンドイッチ構造を持つ少なくとも1つのトンネリング接合(12)と、該トンネリング接合に直列に接続されたバイアス用直流電源(14)とを具備し、前記ポンプ信号により前記トンネリング接合に単電子トンネリング振動を発生させ、その発生した振動を該ポンプ信号の分数調波に位相ロッキングして複数個の安定状態を得るようにしたことを特徴とするパラメトリック発振器。
IPC (2):
H03B 7/08 ,  H01L 49/02

Return to Previous Page