Pat
J-GLOBAL ID:200903053537867770
制御用処理装置
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
平木 祐輔
Gazette classification:公開公報
Application number (International application number):1994060728
Publication number (International publication number):1995271408
Application date: Mar. 30, 1994
Publication date: Oct. 20, 1995
Summary:
【要約】【目的】 多数の入出力処理を可能とし、しかも、入出力周辺機能を自在かつ広範に利用できるようにするとともに、デバッグ作業を容易とし、また、全体を安価な構成とすることができる、制御用処理装置を提供すること。【構成】 演算処理を行うCPU2と、アナログ信号をディジタル信号に変換するA/D変換器3と、ディジタル信号をアナログ信号に変換するD/A変換器4と、ディジタル信号を入出力するディジタル入出力ポート5と、一定周期で割り込みを要求するタイマ6と、制御プログラムを格納するROM7と、データの書き込み及び読み出し可能な一RAM8と、を有する1チップマイクロコンピュータ1を備えた制御用処理装置において、前記1チップマイクロコンピュータ1は、該1チップマイクロコンピュータ1から入出力される1本のアナログまたはディジタルデータを複数本に拡張する拡張回路10、11、12を具備してなる。
Claim (excerpt):
演算処理を行うCPUと、アナログ信号をディジタル信号に変換するA/D変換器と、ディジタル信号をアナログ信号に変換するD/A変換器と、ディジタル信号を入出力するディジタル入出力ポートと、一定周期で割り込みを要求するタイマと、制御プログラムを格納するROMと、データの書き込み及び読み出し可能なRAMと、を有する1チップマイクロコンピュータを備えた制御用処理装置において、前記1チップマイクロコンピュータは、該1チップマイクロコンピュータから入出力される1本のアナログまたはディジタルデータを複数本に拡張する拡張回路を具備したことを特徴とする制御用処理装置。
IPC (7):
G05B 15/02
, B60K 41/04
, B60R 16/02
, F02D 45/00 374
, G05B 19/05
, G06F 15/78 510
, G11C 17/00
FI (2):
G05B 15/02 Z
, G05B 19/05 J
Return to Previous Page