Pat
J-GLOBAL ID:200903053803125165

ストレージのアクセス負荷を分散する計算機システム及びその制御方法

Inventor:
Applicant, Patent owner:
Agent (3): 後藤 政喜 ,  松田 嘉夫 ,  藤井 正弘
Gazette classification:公開公報
Application number (International application number):2005305749
Publication number (International publication number):2007115019
Application date: Oct. 20, 2005
Publication date: May. 10, 2007
Summary:
【課題】ネットワーク環境で使用されるストレージシステムのアクセス負荷を分散する。【解決手段】一つ以上のホスト計算機、一つ以上のストレージシステム及び管理計算機を備える計算機システムの制御方法であって、前記ストレージシステムは、前記ホスト計算機とネットワークを介して接続される複数のコントローラと、前記ホスト計算機が使用するデータを格納する一つ以上の論理ボリュームと、を備え、少なくとも一つの前記論理ボリュームは、少なくとも一つの前記コントローラに割り当てられ、前記方法は、前記コントローラの性能情報が所定の閾値を超えた場合、当該コントローラに割り当てられている前記論理ボリュームを、当該コントローラ以外の前記コントローラに割り当てる。【選択図】図1
Claim (excerpt):
一つ以上のホスト計算機、一つ以上のストレージシステム及び管理計算機を備える計算機システムの制御方法であって、 前記ホスト計算機及び前記ストレージシステムは、第1ネットワークを介して前記管理計算機に接続され、 前記ホスト計算機及び前記ストレージシステムは、第2ネットワークによって相互に接続され、 前記管理計算機は、前記第1ネットワークに接続される第1インターフェースと、前記第1インターフェースに接続される第1プロセッサと、前記第1プロセッサに接続される第1メモリと、を備え、 前記ホスト計算機は、前記第1ネットワークに接続される第2インターフェースと、前記第2ネットワークに接続される第3インターフェースと、前記第2インターフェース及び前記第3インターフェースに接続される第2プロセッサと、前記第2プロセッサに接続される第2メモリと、を備え、 前記ストレージシステムは、前記第1ネットワークに接続される第4インターフェースと、前記第4インターフェースに接続される第3プロセッサと、前記第3プロセッサに接続される第3メモリと、前記第2ネットワークに接続される一つ以上の第5インターフェースと、前記一つ以上の第5インターフェースに接続される複数のコントローラと、前記ホスト計算機が使用するデータを格納する一つ以上の論理ボリュームと、を備え、 前記各コントローラは、前記第5インターフェースに接続される第4プロセッサと、前記第4プロセッサに接続される第4メモリと、を備え、 少なくとも一つの前記論理ボリュームは、少なくとも一つの前記コントローラに割り当てられ、 前記第1プロセッサは、前記コントローラの性能情報が所定の閾値を超えた場合、当該コントローラに割り当てられている前記論理ボリュームを、当該コントローラ以外の前記コントローラに割り当てることを特徴とする方法。
IPC (1):
G06F 3/06
FI (1):
G06F3/06 301E
F-Term (3):
5B065BA01 ,  5B065CA04 ,  5B065ZA02
Patent cited by the Patent:
Cited by applicant (1) Cited by examiner (7)
Show all

Return to Previous Page