Pat
J-GLOBAL ID:200903054834190018

半導体素子の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 鈴木 敏明
Gazette classification:公開公報
Application number (International application number):1992085659
Publication number (International publication number):1993291411
Application date: Apr. 07, 1992
Publication date: Nov. 05, 1993
Summary:
【要約】【目的】 絶縁膜の平坦化により配線信頼性を向上させ、MOSFET寿命も十分に確保できる半導体素子の製造方法の提供【構成】 絶縁膜1上に配線層2を形成し、次にプラズマCVDシリコン酸化膜5を形成する。その後シリコン酸化膜6および第2配線層4を形成する。プラズマCVDによりシリコン酸化膜5形成するときに、赤外吸収スペクトルの1060cm-1付近に出るSi-Oメインピークの半値巾が115cm-1以上になるように制御して成膜する。
Claim (excerpt):
パターニングされた金属配線層の上方に絶縁層を形成する半導体素子の製造方法において、前記絶縁層の形成は、プラズマCVDシリコン酸化膜を、赤外吸収スペクトルにおいて1060cm-1付近のSi-Oメインピーク半値巾が115cm-1以上になるように制御して成膜する第一工程と、常圧CVD法あるいは減圧CVD法により成膜するTEOS-O3 CVDシリコン酸化膜や、無機系SOG膜などの少なくとも400°C以下の温度範囲においてH2 O分子数1×1015cm-2以上の水分を脱離放出する膜を成膜する第二工程とを含み、前記第一工程と第二工程とを順に行うことを特徴とする半導体素子の製造方法。
IPC (4):
H01L 21/90 ,  C23C 16/30 ,  H01L 21/31 ,  H01L 21/316
Patent cited by the Patent:
Cited by examiner (4)
  • 特開昭60-035521
  • 特開平2-209753
  • 半導体装置およびその製造方法
    Gazette classification:公開公報   Application number:特願平4-045170   Applicant:富士ゼロックス株式会社
Show all

Return to Previous Page