Pat
J-GLOBAL ID:200903056447534127

I/Oバッファ動作電源自動チェックシステム

Inventor:
Applicant, Patent owner:
Agent (1): 丸山 隆夫
Gazette classification:公開公報
Application number (International application number):1998353582
Publication number (International publication number):2000181942
Application date: Dec. 11, 1998
Publication date: Jun. 30, 2000
Summary:
【要約】【課題】 I/Oバッファ動作電源のチェックの自動化を可能とする。【解決手段】 記憶装置2が記憶するLSIピンアサイン21とLSI論理ネットリスト22とI/Oバッファブロックライブラリ23とを、それぞれに対応するデータ処理装置1の読み込み手段11、12により読み込み、被検査対象の各I/Oネット毎にI/Oバッファ動作電源レベルと供給電源の整合性を電源レベルチェック手段13によりチェックし、このチェックした照合の結果を照合結果24として記憶装置2へ出力する。この手順により、下地供給電源とI/Oバッファ動作電源の整合性を人手によらず自動でチェックでき、多種電源動作LSIのI/O設計品質を向上化できる。また、バックエンドではなく論理設計のフロントエンドで整合性を確認できるため、設計修正の後戻りが少なくなり、電源不整合をより早く検出して迅速に設計修正することが可能となる。
Claim (excerpt):
LSIピンアサインとLSI論理ネットリストとI/Oバッファブロックライブラリと照合結果とを記憶する記憶装置と、前記LSIピンアサインとLSI論理ネットリストとを読み込み、各I/Oネット毎にI/Oバッファ動作電源レベルと供給電源の整合性をチェックし、該チェックした照合の結果を前記照合結果として前記記憶装置へ出力するデータ処理装置と、を有して構成されたことを特徴とするI/Oバッファ動作電源自動チェックシステム。
IPC (2):
G06F 17/50 ,  G01R 31/28
FI (3):
G06F 15/60 664 A ,  G01R 31/28 D ,  G06F 15/60 666 Z
F-Term (11):
2G032AA00 ,  2G032AB20 ,  2G032AC03 ,  2G032AD01 ,  2G032AE08 ,  2G032AL00 ,  5B046AA08 ,  5B046BA03 ,  5B046DA04 ,  5B046JA03 ,  5B046KA06

Return to Previous Page