Pat
J-GLOBAL ID:200903056454197640

電源装置

Inventor:
Applicant, Patent owner:
Agent (1): 佐藤 成示 (外1名)
Gazette classification:公開公報
Application number (International application number):1995279517
Publication number (International publication number):1997121546
Application date: Oct. 27, 1995
Publication date: May. 06, 1997
Summary:
【要約】【課題】 広い入力電圧範囲に於て電源投入時に発生する突入電流を抑制可能であると共に、電力ロスの低減可能な電源装置を提供する。【解決手段】 交流電源Eを整流器DBで整流し、電源回路POW1で電力変換して平滑コンデンサCoで平滑した直流電力を負荷Zに供給するものであり、整流器DBの正の出力端子及び電源回路POW1の正端子間にはSIサイリスタQ1,限流素子Roの並列回路が挿入されている。SIサイリスタQ1は、トリガ電源4より供給される高周波信号をトリガ信号に変換してSIサイリスタQ1のゲート端子に供給するトリガ回路2により制御される。そして、電源投入時はSIサイリスタQ1をオフし、電源投入時から一定時間後にトリガ回路2によりSIサイリスタQ1をオンする。
Claim (excerpt):
交流電源を整流する整流器と、前記整流器の出力電力を電力変換して負荷に供給する電源回路と、電源投入時に生じる突入電流を低減する限流素子と、前記突入電流低減後に前記限流素子を短絡するスイッチング素子と、前記スイッチング素子を制御するトリガ回路とから構成される電源装置に於て、前記スイッチング素子は、静電誘導型サイリスタを用いたことを特徴とする電源装置。
IPC (4):
H02M 7/217 ,  H02M 3/155 ,  H02M 7/06 ,  H02M 7/48
FI (4):
H02M 7/217 ,  H02M 3/155 F ,  H02M 7/06 H ,  H02M 7/48 L
Patent cited by the Patent:
Cited by examiner (6)
Show all

Return to Previous Page