Pat
J-GLOBAL ID:200903056543993817

多重補助記憶装置

Inventor:
Applicant, Patent owner:
Agent (1): 鈴江 武彦
Gazette classification:公開公報
Application number (International application number):1992324553
Publication number (International publication number):1994175899
Application date: Dec. 04, 1992
Publication date: Jun. 24, 1994
Summary:
【要約】【目的】 本発明は、既存のコンピュータのハード構成及びソフト構成を改変することなく、安価に信頼性を向上させることにある。【構成】 コンピュータから受けるデータ書込指令,データに応動して当該データが書込まれ、かつコンピュータから受けるデータ読出指令に応動してデータが読出される多重補助記憶装置において、データが書込まれる複数の補助記憶装置(61 〜64 )と、コンピュータ(1)からデータ書込指令及びデータを受けると、そのデータを各補助記憶装置にそれぞれ同時に書込を実行するデータ書込制御手段(41 〜44 ,12)と、コンピュータ(1)からデータ読出指令を受けると、各補助記憶装置(61 〜64 )から読出指令に対応するデータをそれぞれ同時に読出し、かつ最先に読出された当該データをコンピュータへ出力するデータ読出制御手段(41 〜44 ,12)とを備えたことを特徴とする。
Claim (excerpt):
データ書込指令,データ,データ読出指令を与えるコンピュータに接続され、前記コンピュータから受けるデータ書込指令に応動してデータが書込まれ、かつ前記コンピュータから受けるデータ読出指令に応動してデータが読出される多重補助記憶装置において、前記データが書込まれる複数の補助記憶装置と、前記コンピュータからデータ書込指令及びデータを受けると、そのデータを前記各補助記憶装置に対してそれぞれ同時に書込むデータ書込制御手段と、前記コンピュータからデータ読出指令を受けると、前記各補助記憶装置から前記読出指令に対応するデータをそれぞれ同時に読出開始し、かつ最先に読出された当該データのみを前記コンピュータへ出力するデータ読出制御手段とを備えたことを特徴とする多重補助記憶装置。
IPC (3):
G06F 12/00 531 ,  G06F 3/06 304 ,  G06F 12/16 310

Return to Previous Page