Pat
J-GLOBAL ID:200903057179207408

半導体装置のメタル配線形成方法

Inventor:
Applicant, Patent owner:
Agent (1): 高橋 光男
Gazette classification:公開公報
Application number (International application number):1993319021
Publication number (International publication number):1995147284
Application date: Nov. 24, 1993
Publication date: Jun. 06, 1995
Summary:
【要約】【目的】 反射防止膜の機能を達成後に、メタル配線の消失を起こすことなくボイド発生を防止し、しかも配線パターンエッチング時の残留塩素によるメタル配線の腐食を防止した半導体装置のメタル配線形成方法を提供する。【構成】 表面に反射防止膜5を有する配線層4を、バリヤ層2,3を介して下地1上に積層する工程と;前記配線層をエッチング処理して線幅の異なる複数の配線パターン6,7を形成する工程と;前記配線パターン上の反射防止膜に対しエッチング処理を施す工程と;該反射防止膜に対するエッチング処理後に、熱処理を介して前記配線パターンを覆う絶縁膜8,9を形成する工程とにより構成される。
Claim (excerpt):
表面に反射防止膜を有する配線層を、バリヤ層を介して下地上に積層する工程と;前記配線層をエッチング処理して線幅の異なる複数の配線パターンを形成する工程と;前記配線パターン上の反射防止膜に対しエッチング処理を施す工程と;該反射防止膜に対するエッチング処理後に、熱処理を介して前記配線パターンを覆う絶縁膜を形成する工程と;からなることを特徴とする半導体装置のメタル配線形成方法。
IPC (3):
H01L 21/3213 ,  H01L 21/3065 ,  H01L 21/3205
FI (3):
H01L 21/88 D ,  H01L 21/302 G ,  H01L 21/88 S

Return to Previous Page