Pat
J-GLOBAL ID:200903057527737084
マルチプロセッサシステム
Inventor:
,
,
,
,
,
Applicant, Patent owner:
Agent (1):
南野 貞男 (外1名)
Gazette classification:公開公報
Application number (International application number):1995264661
Publication number (International publication number):1997091262
Application date: Sep. 20, 1995
Publication date: Apr. 04, 1997
Summary:
【要約】【課題】 リングバス形状の通信機能をプロセッサエレメントを構成するVLSIチップの中に埋め込むことにより、分散メモリ型マルチプロセッサシステムを構築する場合において、高い通信性能と低コスト性を実現するシステムアーキテクチャおよびVLSIチップアーキテクチャを提供する。【解析手段】 リング形状の通信ネットワークを有し、マスタ・スレーブ形式により通信を行うマルチプロセッサシステムにおいて、各々のプロセッサエレメントに、各ノード毎にノードIDを設定するノードIDレジスタと、ID設定フラグを設け、ID設定フラグがリセットされている場合に、前記ノードID設定命令に付加されているノードIDを前記ノードIDレジスタに設定し、前記ID設定フラグをセットし、前記ノードID設定命令を下流のノードに伝えない制御処理を行い、前記ID設定フラグが設定されている場合には、前記ノードID設定命令を下流のノードに伝える制御処理を行う。
Claim (excerpt):
プロセッサエレメントを有する複数のノードがリングバス形式の通信ネットワークを介して接続され、マスター・スレーブ形式でノード間のデータ通信を行い、各ノードのプロセッサエレメントにおいてデータ処理を行うマルチプロセッサシステムにおいて、各々のプロセッサエレメントが、各ノード毎に設けられるノードIDを設定するノードIDレジスタと、各ノード毎に設けられるノードIDが設定されたか否かを示すID設定フラグを格納するID設定フラグレジスタと、該ID設定フラグをシステムのリセット時にリセットするリセット手段と、マスターノードとスレーブノードとの区別を設定するノード種別設定手段と、前記ノード種別設定手段がマスターノードに設定された場合に、それぞれに異なるノードIDを設定するノードID設定命令を発行する命令発行手段と、前記ノード種別設定手段がスレーブノードに設定された場合に、前記ID設定フラグがリセットされている場合に、前記ノードID設定命令に付加されているノードIDを前記ノードIDレジスタに設定し、前記ID設定フラグをセットし、前記ノードID設定命令を下流のノードに伝えない制御処理を行い、前記ID設定フラグが設定されている場合には、前記ノードID設定命令を下流のノードに伝える制御処理を行う制御手段とを備えることを特徴とするマルチプロセッサシステム。
IPC (4):
G06F 15/177
, G06F 13/00 357
, G06F 15/173
, H04L 12/42
FI (4):
G06F 15/16 400 D
, G06F 13/00 357 C
, G06F 15/16 400 R
, H04L 11/00 330
Patent cited by the Patent:
Cited by examiner (7)
-
特開昭63-240663
-
特開昭63-223948
-
特開昭58-127246
-
特開昭59-195748
-
データ転送制御方式
Gazette classification:公開公報
Application number:特願平4-001644
Applicant:富士通株式会社
-
システムバス接続ユニット
Gazette classification:公開公報
Application number:特願平4-128489
Applicant:富士通株式会社
-
特開昭63-083856
Show all
Return to Previous Page