Pat
J-GLOBAL ID:200903057544697630

薄膜トランジスタとその製法

Inventor:
Applicant, Patent owner:
Agent (1): 高橋 明夫 (外1名)
Gazette classification:公開公報
Application number (International application number):1992332703
Publication number (International publication number):1994181313
Application date: Dec. 14, 1992
Publication date: Jun. 28, 1994
Summary:
【要約】【構成】絶縁基板1上にゲート電極7、ゲート絶縁層6、ソース2、ドレイン電極2’を有する薄膜トランジスタであって、前記絶縁基板面上に活性層を有し、該層が絶縁基板と接する面では結晶相とアモルファス相とが混在しており、それと対向する上面は結晶相のみからなることを特徴とする薄膜トランジスタ。【効果】活性層が薄い膜厚で形成できるので、チャネル領域の膜厚の薄TFTが得ることができ、該TFTの電界効果移動度を大幅に向上でき、オン電流の増加とオフ電流の低減を図ることができる。また、上記活性層と絶縁基板との密着性が優れているので、大面積基板においても活性層の剥離がなく、安定な膜のTFTを形成できる。
Claim (excerpt):
絶縁基板上にゲート電極、ゲート絶縁層、ソース、ドレイン電極を有する薄膜トランジスタであって、前記絶縁基板面上に活性層を有し、該層が絶縁基板と接する面では結晶相とアモルファス相とが混在しており、これと対向する上面は結晶相のみからなることを特徴とする薄膜トランジスタ。
IPC (4):
H01L 29/784 ,  G02F 1/136 500 ,  H01L 21/324 ,  H01L 21/336
FI (2):
H01L 29/78 311 H ,  H01L 29/78 311 Y

Return to Previous Page