Pat
J-GLOBAL ID:200903057968839257

メモリ制御装置

Inventor:
Applicant, Patent owner:
Agent (1): 平木 道人 (外1名)
Gazette classification:公開公報
Application number (International application number):1993041706
Publication number (International publication number):1994237348
Application date: Feb. 08, 1993
Publication date: Aug. 23, 1994
Summary:
【要約】【目的】 複数の機能毎に異なるしきい値を設定してメモリの有効利用を図る。【構成】 メモリ残量検出部8で検出されたメモリ残量は、しきい値記憶部10のしきい値と比較される。しきい値記憶部10には、ジョブの種類に応じて複数段階のしきい値が設定されている。例えば、優先度の高いジョブには、少ないメモリ残量に対応するしきい値を割当てる。複数のしきい値とメモリ残量との比較結果はジョブ実行制御部11に入力される。ジョブ実行判別部12では、複数のジョブについて、実行中か否かの判別がなされる。ジョブ実行制御部11は、各しきい値よりメモリ残量が低下したときに、それぞれのしきい値に対応するジョブが実行中ならばジョブ中断信号を出力し、実行中でなければ禁止フラグ設定部13の該当フラグを立てる。
Claim (excerpt):
情報蓄積メモリを使用する複数のジョブを実行することができる画像処理装置のメモリ制御装置において、前記メモリのメモリ残量を検出するメモリ残量検出手段と、ジョブの実行を規制するためのしきい値を、複数のジョブに対応して個々に設定したしきい値記憶手段と、前記各しきい値よりも前記メモリのメモリ残量が少ない場合に、各しきい値に対応するジョブの実行を規制するように構成したことを特徴とするメモリ制御装置。
IPC (4):
H04N 1/21 ,  G06F 12/00 501 ,  H04N 1/00 106 ,  G06F 12/02 510
Patent cited by the Patent:
Cited by examiner (7)
  • 特開平4-348658
  • 特開平4-207574
  • 特開平4-348658
Show all

Return to Previous Page