Pat
J-GLOBAL ID:200903058896978199

制御用半導体集積回路およびそれを搭載する電子制御装置

Inventor:
Applicant, Patent owner:
Agent (1): 西教 圭一郎
Gazette classification:公開公報
Application number (International application number):1996212907
Publication number (International publication number):1998056376
Application date: Aug. 12, 1996
Publication date: Feb. 24, 1998
Summary:
【要約】【課題】 ハードウエア資源を効率よく切り換えて、多くの制御システムに適用可能。【解決手段】 システムLSI20は、核となるマイクロコンピュータ21と外部装置24,25との間に、FPGAブロック22を備え、メモリ内のデータをFPGAブロック自動配線用装置30に読み出して、内部配線の変更が可能である。情報量が多い部分に多くのハードウエア資源を配分し、効率的な制御を行うことができる。使用するシステムの必要に応じて、論理的な構成を変更し、多くの制御システムに適合させることも可能となる。
Claim (excerpt):
CPUおよびメモリを含む演算処理回路と、予め定めるプログラムに従って、内部配線が変更可能な入出力用の論理回路とを含むことを特徴とする制御用半導体集積回路。
Patent cited by the Patent:
Cited by examiner (2)

Return to Previous Page