Pat
J-GLOBAL ID:200903059327462407

DRAM用改良型メモリ・インタフェース

Inventor:
Applicant, Patent owner:
Agent (1): 大橋 邦彦
Gazette classification:公表公報
Application number (International application number):1997510602
Publication number (International publication number):1998511207
Application date: Aug. 28, 1996
Publication date: Oct. 27, 1998
Summary:
【要約】データを記憶するメモリ・セルを含むメモリ回路が記載されている。このメモリ回路は、マイクロプロセッサやコア論理チップ・セット等の外部システムによって読取り、書込みが可能である。マイクロプロセッサはメモリ回路に、メモリ・セル・アドレス・データを提供して、そこからの読取りのためにデータを通信線上に出力するように要求することができる。メモリ回路は、有効出力データ信号を提供することによって、メモリに記憶されたデータを読取るのに必要な時間を短縮する。有効出力データ信号は、通信線に結合したデータが安定していること、したがって有効であることを示す。各種の有効出力データ信号及びこれらの信号を発生する各種トリガ回路が記載されている。
Claim (excerpt):
集積回路メモリであって、 データを記憶するメモリ・セルと、 前記メモリ・セルに記憶されたデータを出力する出力通信手段と、 前記出力通信手段から有効データが使用可能となったことを指摘するための出力信号回路とを備える集積回路メモリ。
IPC (2):
G11C 11/401 ,  G11C 7/00 312
FI (2):
G11C 11/34 362 D ,  G11C 7/00 312 C
Patent cited by the Patent:
Cited by applicant (2)
  • 特開平4-123393
  • 特開昭64-067794
Cited by examiner (2)
  • 特開平4-123393
  • 特開昭64-067794

Return to Previous Page