Pat
J-GLOBAL ID:200903059774091939

絶縁ゲート型静電誘導トランジスタ

Inventor:
Applicant, Patent owner:
Agent (1): 柏木 明 (外1名)
Gazette classification:公開公報
Application number (International application number):1993165286
Publication number (International publication number):1995022622
Application date: Jul. 05, 1993
Publication date: Jan. 24, 1995
Summary:
【要約】【目的】 素子間の特性バラツキによる悪影響を防止するため、閾値電圧を調整可能とすること。【構成】 半導体基板11の両面にソース領域12とドレイン領域13とを形成し、これらのソース領域12とドレイン領域13との間に電流通路用の高比抵抗領域14を形成し、この高比抵抗領域14中に複数の絶縁領域15を前記電流通路を横断する方向に間欠的に形成し、これらの絶縁領域15中に交互に配設された第1,2ゲート電極16,17を形成し、前記ソース領域12及びドレイン領域13の表面に各々ソース電極18及びドレイン電極19を設け、第1,2ゲート電極16,17に異なる電圧を印加することにより、閾値電圧を制御するようにした。
Claim (excerpt):
半導体基板の両面にソース領域とドレイン領域とを形成し、これらのソース領域とドレイン領域との間に電流通路用の高比抵抗領域を形成し、この高比抵抗領域中に複数の絶縁領域を前記電流通路を横断する方向に間欠的に形成し、これらの絶縁領域中に交互に配設されて異なる電圧が印加される第1,2ゲート電極を形成し、前記ソース領域及びドレイン領域の表面に各々ソース電極及びドレイン電極を設けたことを特徴とする絶縁ゲート型静電誘導トランジスタ。
IPC (2):
H01L 29/78 ,  H01L 29/80
FI (2):
H01L 29/78 321 X ,  H01L 29/80 V

Return to Previous Page