Pat
J-GLOBAL ID:200903059815830873
薄膜トランジスタアレイ
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1995168561
Publication number (International publication number):1997043632
Application date: Jul. 04, 1995
Publication date: Feb. 14, 1997
Summary:
【要約】【目的】 寄生容量の増加を抑制すると同時に、液晶パネル内での反射光がチャネル層に入射することを防止した薄膜トランジスタアレイを提供する。【構成】 TFT上に半導体膜からなる遮光膜と反射防止膜の双方をそれぞれ独立に設けた。【効果】 液晶パネル内での反射光がチャネル層に入射することを防止できるため、オフ電流が低減化し、もって液晶ディスプレイの表示品質を向上させる。
Claim (excerpt):
透明基板上に複数の走査信号ラインとこれに直交する複数のデータ信号ラインとが配置され、これらの各交点に薄膜トランジスタが配置されている薄膜トランジスタアレイにおいて、前記薄膜トランジスタの活性層である半導体層上に絶縁膜を介して遮光膜を設け、前記薄膜トランジスタのソース・ドレイン電極上に絶縁膜を介して反射防止膜を設けていることを特徴とする薄膜トランジスタアレイ。
IPC (5):
G02F 1/136 500
, G02B 1/11
, G02B 5/20 101
, G02F 1/1335
, H01L 29/786
FI (5):
G02F 1/136 500
, G02B 5/20 101
, G02F 1/1335
, G02B 1/10 A
, H01L 29/78 619 B
Patent cited by the Patent:
Cited by examiner (6)
Show all
Return to Previous Page