Pat
J-GLOBAL ID:200903060127696959

基準電流発生回路

Inventor:
Applicant, Patent owner:
Agent (1): 深見 久郎 (外3名)
Gazette classification:公開公報
Application number (International application number):1992278575
Publication number (International publication number):1994132739
Application date: Oct. 16, 1992
Publication date: May. 13, 1994
Summary:
【要約】【目的】 電源変動などの影響を受けることなく確実に一定の基準電流を供給することのできる基準電流発生回路を提供することを目的とする。【構成】 基準電流発生回路は、常時オン状態とされ高抵抗の素子(14)から微小電流を発生する。この微小電流は、十分大きなゲート幅とゲート長の比を有する第1のMOSトランジスタ(11)に供給される。第1のMOSトランジスタのゲート-ソース電圧がそのしきい値電圧VTHとなり、第1のMOSトランジスタのゲートと接地線との間に接続された抵抗(12)に印加される電圧を一定値VTHに設定する。これにより抵抗(12)には常時一定の基準電流(I0)が流れる。常時オン状態となる高抵抗の素子からの微小電流は電源電圧の変動にかかわらず供給されるため、安定に一定の基準電流が発生される。
Claim (excerpt):
第1の電源に結合される一方端と、他方端とを有し、比較的小さな電流量を供給するための第1の抵抗性素子と、前記第1の抵抗性素子の前記他方端に接続される一方導通端子と、第2の電源に結合される他方導通端子と、制御端子とを有し、比較的大きな電流量を供給することのできる第1の絶縁ゲート型電界効果トランジスタと、前記第1の絶縁ゲート型電界効果トランジスタの前記制御端子に接続される一方端と、前記第2の電源に接続される他方端とを有する第2の抵抗性素子と、前記第1の絶縁ゲート型電界効果トランジスタの前記一方導通端子に接続される制御電極と、前記第2の抵抗性素子の前記一方端に接続される一方導通端子と、出力ノードに接続される他方導通端子とを有する第2の絶縁ゲート型電界効果トランジスタとを含む、基準電流発生回路。
IPC (3):
H03F 3/343 ,  G11C 11/407 ,  H03F 3/345
Patent cited by the Patent:
Cited by examiner (1)
  • 特開昭52-060047

Return to Previous Page