Pat
J-GLOBAL ID:200903061556845438

半導体装置とその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 小川 勝男
Gazette classification:公開公報
Application number (International application number):1997022408
Publication number (International publication number):1998223835
Application date: Feb. 05, 1997
Publication date: Aug. 21, 1998
Summary:
【要約】【課題】半導体チップの実装面積を増やすことなしに複数のパワーMOSFETを集積化する。【解決手段】チップの裏面間を接合してチップを2層構造にする。この場合、チップ間の配線方法が実用化の鍵となるが、パッケージ内部に被着された金属シートを分割し、片方の金属シートを上側チップに接続させる。
Claim (excerpt):
縦型構造の電界効果トランジスタを有する第1の半導体チップと縦型構造の電界効果トランジスタを有する第2の半導体チップによって構成される半導体装置において、前記第1の半導体チップの裏面と前記第2の半導体チップの裏面とが対向して接続されていることを特徴とする半導体装置。
IPC (5):
H01L 27/00 301 ,  H01L 27/00 ,  H01L 27/15 ,  H01L 29/78 ,  H01L 31/0248
FI (5):
H01L 27/00 301 B ,  H01L 27/00 301 W ,  H01L 27/15 B ,  H01L 29/78 656 Z ,  H01L 31/08 K

Return to Previous Page