Pat
J-GLOBAL ID:200903064216848326

半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 大胡 典夫 (外1名)
Gazette classification:公開公報
Application number (International application number):1997321013
Publication number (International publication number):1999154718
Application date: Nov. 21, 1997
Publication date: Jun. 08, 1999
Summary:
【要約】【課題】 プリント配線基板に実装した場合に接合信頼性の高い半導体パッケージにより構成される半導体装置およびその製造方法を提供すること【解決手段】 セラミック基板2の一方の面に半導体チップ1が固着されている。セラミック基板2には、半導体チップ1の端子に電気的に接続され、セラミック基板2の他方の面に導出された複数個の平面型外部接続端子5が埋め込まれている。これらの外部接続端子5は半田によりプリント基板に固定される。そして前記複数個の外部接続用端子5のうち前記半導体チップ1の周辺部近傍に位置する端子9の面積を他の接続用端子5の面積より大きくしたもの。
Claim (excerpt):
セラミック基板と、このセラミック基板の一方の面に固着された半導体チップと、この半導体チップの端子に電気的に接続され、前記セラミック基板の他方の面に導出された複数個の平面型外部接続端子と、これらの外部接続端子が半田により固定されるプリント基板とを具備した半導体装置において、前記複数個の外部接続用端子のうち前記半導体チップの周辺部近傍に位置する端子の面積を他の接続用端子の面積より大きくしたことを特徴とする半導体装置。
IPC (4):
H01L 23/12 ,  H01L 21/60 311 ,  H01L 23/13 ,  H01L 21/60
FI (4):
H01L 23/12 L ,  H01L 21/60 311 S ,  H01L 23/12 C ,  H01L 21/92 602 Q

Return to Previous Page