Pat
J-GLOBAL ID:200903064668726643
電子回路の回路接続検証方法
Inventor:
Applicant, Patent owner:
Agent (1):
京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1992321734
Publication number (International publication number):1994168295
Application date: Dec. 01, 1992
Publication date: Jun. 14, 1994
Summary:
【要約】【目的】電子回路のパタン設計検証に於いて、片側高耐圧素子が高電圧を印加される配線部分に正しく接続されているか否かを自動的に検証することにある。【構成】パタン設計データから接続情報を抽出する際、高耐圧素子に特有の低濃度不純物領域を示す図形を利用して、電極図形分類ステップA3でソース・ドレイン端子を高耐圧側とそうでない側とに分類する。この端子図形の分類を利用して素子の分類を行い、回路接続照合時に素子種類の照合A8や素子の方向の検証を行う。
Claim (excerpt):
電子回路のマスク設計の回路接続検証にあたり、マスク設計データから接続情報を抽出する際、片側高耐圧のMOSトランジスタのソース電極およびドレイン電極を区別して抽出する抽出ステップと、前記抽出ステップに基づき電極図形を分類する電極図形分類ステップと、回路設計データとマスク設計データの回路接続比較照合で対応がとれた素子相互が同一の種類であるかどうかの照合を行う照合ステップとを含むことを特徴とする電子回路の回路接続検証方法。
Return to Previous Page