Pat
J-GLOBAL ID:200903065012622341

3値出力回路

Inventor:
Applicant, Patent owner:
Agent (1): 恩田 博宣
Gazette classification:公開公報
Application number (International application number):1993258687
Publication number (International publication number):1995114361
Application date: Oct. 15, 1993
Publication date: May. 02, 1995
Summary:
【要約】【目的】本発明はバックゲートコントロール回路による集積度の低下を防止し得る3値出力回路を提供することを目的とする。【構成】ソースがVccに接続され、ドレインが出力端子To に接続されたトランジスタTr11 をオン動作させることにより出力端子To からVccレベルの出力信号COMが出力される。ドレインが出力端子To に接続され、ソースがVssに接続されたトランジスタTr12 をオン動作させることにより出力端子To からVssレベルの出力信号COMが出力される。ドレインが出力端子To に接続され、ソースがVssレベルより低電位の-Vccに接続されたトランジスタTr13 をオン動作させることにより出力端子To から-Vccレベルの出力信号COMが出力される。トランジスタTr12 ,Tr13 のバックゲートが-Vccに接続される。
Claim (excerpt):
ソースを高電位側電源(Vcc)に接続するとともに、ドレインを出力端子(To )に接続したPチャネルMOSトランジスタ(Tr11 )を入力信号(X1)に基づいてオン動作させることにより出力端子(To )から前記高電位側電源(Vcc)レベルの出力信号(COM)を出力し、ドレインを前記出力端子(To )に接続するとともに、ソースを第一の低電位側電源(Vss)に接続した第一のNチャネルMOSトランジスタ(Tr12 )を入力信号(Y2)に基づいてオン動作させることにより前記出力端子(To )から前記第一の低電位側電源(Vss)レベルの出力信号(COM)を出力し、ドレインを前記出力端子(To )に接続するとともに、ソースを前記第一の低電位側電源(Vss)レベルより低電位の第二の低電位側電源(-Vcc)に接続した第二のNチャネルMOSトランジスタ(Tr13 )を入力信号(Z2)に基づいてオン動作させることにより前記出力端子(To )から前記第二の低電位側電源(-Vcc)レベルの出力信号(COM)を出力する3値出力回路であって、前記第一及び第二のNチャネルMOSトランジスタ(Tr12 ,Tr13 )のバックゲートを前記第二の低電位側電源(-Vcc)に接続したことを特徴とする3値出力回路。
IPC (3):
G09G 3/36 ,  G02F 1/133 520 ,  H03K 19/20 101

Return to Previous Page