Pat
J-GLOBAL ID:200903066038478911

二重化メモリ装置

Inventor:
Applicant, Patent owner:
Agent (1): 眞鍋 潔 (外3名)
Gazette classification:公開公報
Application number (International application number):2002067907
Publication number (International publication number):2003271463
Application date: Mar. 13, 2002
Publication date: Sep. 26, 2003
Summary:
【要約】【課題】 プロセッサからアクセスされるメモリを二重化した二重化メモリ装置に関し、重要なデータを保護し、且つ異常発生を容易に検出する。【解決手段】 プロセッサ1によりアクセスされる二重化したメモリ3,4と、メモリ切替装置2とを有し、このメモリ切替装置2は、メモリ保護の条件を与えた時のデータの書込時は、二重化した一方と他方とのメモリ3,4の同一アドレスに同一のデータを書込むように切替接続し、且つデータの読出時は、一方のメモリ3から読出したデータをプロセッサ1に転送するように切替接続し、メモリ保護の条件を与えない時のデータの書込時は、二重化した他方のメモリ4に対してのみデータを書込むように切替接続し、且つデータの読出時は、他方のメモリ4から読出したデータをプロセッサ1に転送するように切替接続する構成を有する。
Claim (excerpt):
プロセッサによりアクセスされる二重化したメモリと、前記プロセッサと前記二重化したメモリとの間のアドレスバスとデータバスとの切替接続を行うメモリ切替装置とを有し、前記メモリ切替装置は、メモリ保護の条件を与えた時のデータの書込時は、前記二重化した一方と他方とのメモリの同一アドレスに同一のデータを書込むように切替接続し、且つデータの読出時は、一方のメモリから読出したデータを前記プロセッサに転送するように切替接続し、メモリ保護の条件を与えない時のデータの書込時は、前記二重化した他方のメモリに対してデータを書込むように切替接続し、且つデータの読出時は、前記他方のメモリから読出したデータを前記プロセッサに転送するように切替接続する構成を有することを特徴とする二重化メモリ装置。
IPC (4):
G06F 12/16 310 ,  G06F 12/16 ,  G06F 12/14 310 ,  G06F 12/14
FI (4):
G06F 12/16 310 J ,  G06F 12/16 310 B ,  G06F 12/14 310 F ,  G06F 12/14 310 H
F-Term (10):
5B017AA02 ,  5B017BA04 ,  5B018GA01 ,  5B018GA04 ,  5B018HA04 ,  5B018HA25 ,  5B018HA26 ,  5B018HA35 ,  5B018KA01 ,  5B018QA16
Patent cited by the Patent:
Cited by examiner (5)
  • 特開平3-174641
  • 情報処理装置
    Gazette classification:公開公報   Application number:特願平5-037203   Applicant:三菱電機株式会社
  • 特開平3-174641
Show all

Return to Previous Page