Pat
J-GLOBAL ID:200903066294206074

高速/高性能MOSトランジスタ及びその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 萩原 誠
Gazette classification:公開公報
Application number (International application number):1998105010
Publication number (International publication number):1999177083
Application date: Apr. 15, 1998
Publication date: Jul. 02, 1999
Summary:
【要約】【課題】 素子の微細化に伴う短チャンネル効果を抑制させ、かつ高速、高性能、高信頼性のMOSトランジスタを得ることができるMOSトランジスタ及びその製造方法を提供すること。【解決手段】 低濃度のLDD領域22と高濃度のソース/ドレイン領域28の間に中間濃度のMDD領域24を形成する。LDD領域22を有する。P型ポケット26の領域でMDD領域24を囲む。
Claim (excerpt):
第1導電型不純物を含む半導体基板と、該半導体基板上に形成されたゲート絶縁膜と、該ゲート絶縁膜上に形成されたゲート電極と、該ゲート電極の表面酸化により形成された酸化膜と、前記ゲート電極の側壁に形成された第1スペーサと、該第1スペーサの傾斜側壁に形成された第2スペーサと、前記ゲート電極のエッジに自己整合されるように第2導電型の不純物が前記半導体基板の表面辺りに傾斜注入されて第1深さに形成された低濃度の第1不純物層と、前記第1スペーサのエッジに自己整合されるように第2導電型の不純物が前記半導体基板の表面辺りに傾斜注入されて前記第1深さよりも更に深い第2深さに形成された中間濃度の第2不純物層と、前記第1スペーサのエッジに自己整合されるように第1導電型の不純物が前記半導体基板の表面辺りに傾斜注入されて前記中間濃度の第2不純物層を囲む第3深さに形成され前記半導体基板の不純物濃度よりも更に高い不純物濃度を有する第3不純物層と、前記第2スペーサのエッジに自己整合されるように第2導電型の不純物が前記半導体基板の表面辺りに注入されて前記第3深さよりも更に深い第4深さに形成された高濃度の第4不純物層と、を具備することを特徴とする高速/高性能MOSトランジスタ。
Patent cited by the Patent:
Cited by examiner (8)
Show all

Return to Previous Page