Pat
J-GLOBAL ID:200903066382304299
電界効果トランジスタおよびその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
中村 純之助 (外2名)
Gazette classification:公開公報
Application number (International application number):1992123685
Publication number (International publication number):1994204469
Application date: May. 15, 1992
Publication date: Jul. 22, 1994
Summary:
【要約】【構成】p型Si基板(11)のゲート電極(15)下のチャネル領域中の中央部分のみに、p型イオン注入層(19)を選択的に形成し、このp型イオン注入層(19)と低濃度n型ソース・ドレイン領域(17、18)とが分離している構成。【効果】ホットキャリア効果および短チャネル効果を減少させ、低濃度ソース・ドレイン領域のドーピングを安定に行なうことができ、さらに、高集積化に有利で、動作速度の速い電界効果トランジスタを提供することができる。
Claim (excerpt):
第1導電型半導体基板上の所定の箇所に形成したゲート電極と、上記ゲート電極下の上記半導体基板の表面領域に形成したチャネル領域と、上記チャネル領域中に選択的に形成した上記半導体基板の不純物濃度より高濃度の第1導電型イオン注入層と、上記チャネル領域の一端部の外側の上記半導体基板の表面領域に順次形成した上記第1導電型と逆の第2導電型の低濃度ソース領域および高濃度ソース領域と、上記チャネル領域の上記一端部に対向する他端部の外側の上記半導体基板の表面領域に形成した第2導電型の低濃度ドレイン領域、高濃度ドレイン領域のうちの少なくとも高濃度ドレイン領域とを含んでなり、かつ、上記第1導電型イオン注入層と上記低濃度および高濃度ソース領域、ドレイン領域とが分離していることを特徴とする電界効果トランジスタ。
Patent cited by the Patent:
Cited by examiner (5)
Show all
Return to Previous Page