Pat
J-GLOBAL ID:200903066784969530

半導体回路

Inventor:
Applicant, Patent owner:
Agent (1): 船橋 國則
Gazette classification:公開公報
Application number (International application number):1993294063
Publication number (International publication number):1995131324
Application date: Oct. 28, 1993
Publication date: May. 19, 1995
Summary:
【要約】【目的】 スタンバイ機能を持たない回路ブロックに対するスタンバイ機能の付加を1チップで実現でき、しかも省電力化が可能な半導体回路を提供する。【構成】 スタンバイ機能を持たない回路ブロック11とVDD電源との間にFETスイッチ12を接続し、このFETスイッチ12をオフすることによって回路全体としてスタンバイ状態にするとともに、FETスイッチ12のON抵抗RONを適切に設定することによって省電力化を図る構成とする。
Claim (excerpt):
所定の機能を有する少なくとも1つの回路ブロックと、前記回路ブロックと電源との間に接続されて前記回路ブロックの動作電流を制限する抵抗手段とを具備したことを特徴とする半導体回路。
IPC (2):
H03K 19/00 ,  H03K 17/687
Patent cited by the Patent:
Cited by examiner (1)
  • 特開平4-212782

Return to Previous Page