Pat
J-GLOBAL ID:200903066891401864

直角位相受信機における自動利得制御およびDCオフセット消去のための方法および装置

Inventor:
Applicant, Patent owner:
Agent (1): 鈴江 武彦 (外3名)
Gazette classification:公表公報
Application number (International application number):1995528389
Publication number (International publication number):1996510892
Application date: Apr. 28, 1995
Publication date: Nov. 12, 1996
Summary:
【要約】自動利得制御(AGC)およびDCオフセット修正方法と、二重モード直角位相受信機内で受信されたRF信号の信号パワーを制御する装置とが開示されている。AGC装置は、調整可能な利得増幅器(18)を含んでいる。増幅器(18)に結合された直角位相下方変換器(20)は、出力信号の周波数をベースバンド周波数に転換するように動作する。2つの高利得能動低域通過フィルタ(76,78)によって、ベースバンド信号に対して帯域外の信号の排除が行われる。DCフィードスルー抑制ループは、下方変換器(20)および低域通過フィルタ(76,78)によって生成されたDCオフセットを抑制する。AGC装置はまた、出力信号のパワーに基づいて受信されたパワー信号を発生する。飽和積分器(22)は、受信されたパワー信号を基準信号と比較し、基準の値、受信されたパワー信号、および利得制御信号の値に基づいて積分することによって、もしくは積分を控えることによって利得制御信号を生成する。
Claim (excerpt):
入力信号を受信する入力ポートと、利得制御信号を受信する制御ポートと、出力信号を供給する出力ポートとを有している調整可能な利得増幅器を含んでいる自動利得制御装置において、 前記出力ポートに結合され、ベースバンド信号を生成するように前記出力信号の周波数をベースバンド周波数に下方変換し、また、前記出力信号の搬送周波数を予め定められたマージンによってDCからオフセットされたベースバンド周波数にマッピングする下方変換器と、 ベースバンド信号を受信するために配置され、前記周波数下方変換器によって生成されたDCフィードスルー信号を抑制し、補償されたベースバンド信号を供給するDCフィードスルー抑制ループと、 前記補償されたベースバンド信号のパワーに基づいて受信されたパワー信号を発生する手段と、 前記受信されたパワー信号を基準信号と比較し、比較の結果に応じてエラー信号を発生し、また、前記エラー信号および利得制御信号の値に基づいて前記エラー信号を選択的に積分することによって前記利得制御信号を出力する手段を含んでいる飽和積分器手段とを具備している自動利得制御装置。
IPC (4):
H03G 3/20 ,  H03G 3/30 ,  H04L 27/14 ,  H04L 27/22
FI (4):
H03G 3/20 C ,  H03G 3/30 B ,  H04L 27/22 Z ,  H04L 27/14 Z

Return to Previous Page