Pat
J-GLOBAL ID:200903067160229244

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 三好 秀和 (外3名)
Gazette classification:公開公報
Application number (International application number):1995126328
Publication number (International publication number):1996321443
Application date: May. 25, 1995
Publication date: Dec. 03, 1996
Summary:
【要約】【目的】 微細構造を有した半導体デバイスに好適な半導体ウェーハを準備することにより、高性能半導体装置を製造する。【構成】 半導体ウェーハのミスオリエンテーションアングルを所定の角度以内に制御し、このミスオリエンテーションアングルの制御された半導体ウェーハを用いてH2 アニール、もしくはArアニールを行なうことにより半導体ウェーハの表面平坦度を改善する。そして、この表面平坦度の改善により、この半導体ウェーハを用いたMOSデバイスの極薄酸化膜の耐圧向上、あるいは各種集積回路等の製造歩留りの向上を得る。
Claim (excerpt):
(100)面からの傾斜角度α(以下ミスオリエンテーションアングルαと呼ぶ)を0.1°以下に設定した半導体ウェーハを半導体デバイスの基板に使用することを特徴とする半導体装置の製造方法。

Return to Previous Page