Pat
J-GLOBAL ID:200903067231416199

電源遮断に対するメモリデータ保護装置

Inventor:
Applicant, Patent owner:
Agent (1): 並木 昭夫
Gazette classification:公開公報
Application number (International application number):1992151009
Publication number (International publication number):1993342115
Application date: Jun. 11, 1992
Publication date: Dec. 24, 1993
Summary:
【要約】【目的】 メモリデータの更新機能を有する電子機器において、電源遮断が発生してもある一定時間だけ電圧を保持する回路を付加することにより、特別な補助電源を設けることなしにメモリのデータ破壊を防止し、電子機器の携帯性(補助電源を設けて重くしたり嵩張らせたりしないこと)を損なわないようにする。【構成】 主電源1から充電するコンデンサ3と逆流を阻止するダイオード2とを設け、主電源1において電源遮断が発生した場合、コンデンサ3の放電を安定化電源4を介して、CPU6やメモリ7を含む後続回路に供給することにより、CPU6によりメモリ7にデータを保存する時間を確保する。
Claim (excerpt):
メモリとCPUを持ち、該メモリに記憶されたデータを使って所要の機能を実行する電子機器において、前記電子機器を駆動する主電源のほか、常時は前記主電源により充電されているコンデンサと、該コンデンサに蓄えられた電荷を電源としてその出力電圧を維持することのできる電圧保持手段と、前記主電源の出力電圧が一定限度以下に低下したとき、そのことを電源遮断として検出する電源遮断検出手段と、を備えておき、前記メモリに対するデータ書き込み処理中に、前記電源遮断検出手段が主電源の電源遮断を検出したときは、その検出出力により前記CPUに割り込みをかけ、それにより割り込み処理に移行した該CPUに前記メモリに対するデータ書き込み処理を継続させ、該処理が終了するまでの間、所要の電源を前記電圧保持手段の出力から得るようにしたことを特徴とする電源遮断に対するメモリデータ保護装置。
Patent cited by the Patent:
Cited by examiner (4)
  • 特開昭63-064148
  • 特開平3-126148
  • 特開昭63-064148
Show all

Return to Previous Page