Pat
J-GLOBAL ID:200903067582024726
CMOS及びバイポーラ差動回路
Inventor:
Applicant, Patent owner:
Agent (1):
加藤 朝道
Gazette classification:公開公報
Application number (International application number):1998209147
Publication number (International publication number):2000040926
Application date: Jul. 24, 1998
Publication date: Feb. 08, 2000
Summary:
【要約】【課題】半導体集積回路上に形成でき、実用性の高いCMOSおよびバイポーラ差動回路の提供。【解決手段】差動入力電圧が印加される2つのトランジスタが差動対を構成し、一方のトランジスタのドレインは第1の定電流源で駆動され、電圧がシフトされて前記差動対を駆動する電流源を構成するトランジスタのゲート電圧を供給されてなる差動対が2対あり、差動入力電圧がそれぞれ互いに逆に印加され、前記差動対を構成を構成する他方のトランジスタの2つのドレイン電流またはコレクタ電流の和電流または差電流を出力電流とする。
Claim (excerpt):
差動入力電圧が印加される第1、第2のトランジスタが差動対を構成し、前記差動対の出力の一方が第1の定電流源で駆動され、前記差動対の出力のうち前記第1の定電流源で駆動される一方の出力電圧をレベルシフトした電圧が、前記差動対を駆動する第2の電流源を構成する第3のトランジスタの制御端子電圧として供給される、ことを特徴とする差動回路。
IPC (2):
FI (2):
H03F 3/45 Z
, G06G 7/163 M
F-Term (19):
5J066AA01
, 5J066AA12
, 5J066AA47
, 5J066CA00
, 5J066CA91
, 5J066FA20
, 5J066HA02
, 5J066HA10
, 5J066KA00
, 5J066KA05
, 5J066KA09
, 5J066KA18
, 5J066MA11
, 5J066MA21
, 5J066ND01
, 5J066ND22
, 5J066ND23
, 5J066PD01
, 5J066TA02
Return to Previous Page