Pat
J-GLOBAL ID:200903067756629541

ヒステリシスコンパレータ

Inventor:
Applicant, Patent owner:
Agent (1): 笹島 富二雄
Gazette classification:公開公報
Application number (International application number):1997000939
Publication number (International publication number):1998197572
Application date: Jan. 07, 1997
Publication date: Jul. 31, 1998
Summary:
【要約】【課題】ヒステリシスコンパレータにおいて、低消費電力化を図る。【解決手段】基準電圧発生回路の電源側抵抗R31、接地側抵抗R34の両端にFET1,2を接続し、COMP(コンパレータ)3の出力端をFET1,2のゲートに接続する。FET1,2は、COMP(コンパレータ)3の出力信号に応じて互いに逆動作をし、夫々、電源側抵抗R31、接地側抵抗R34を短絡する。これにより、ヒステリシスが発生する。
Claim (excerpt):
複数の抵抗を用いて電源電圧を分圧し、基準電圧を発生させる基準電圧発生手段と、短絡信号が入力されたとき、電源側の抵抗を短絡する第1の短絡手段と、短絡信号が入力されたとき、接地側の抵抗を短絡する第2の短絡手段と、被測定信号及び基準電圧を入力し、被測定信号の信号レベルと基準電圧との比較結果に応じて短絡信号を第1の短絡手段又は第2の短絡手段に出力するコンパレータと、を備えて構成されたことを特徴とするヒステリシスコンパレータ。
IPC (2):
G01R 19/165 ,  H03K 5/08
FI (2):
G01R 19/165 B ,  H03K 5/08 J

Return to Previous Page