Pat
J-GLOBAL ID:200903067758109375

マルチキャリア信号生成装置

Inventor:
Applicant, Patent owner:
Agent (1): 後藤 洋介 (外2名)
Gazette classification:公開公報
Application number (International application number):1994326255
Publication number (International publication number):1996186557
Application date: Dec. 27, 1994
Publication date: Jul. 16, 1996
Summary:
【要約】【目的】 デジタル信号処理による変調操作を制約されずに効率良く行い得ると共に、小規模に構成されるマルチキャリア信号生成装置を提供すること。【構成】 発振器群13の発振器,加減算回路群11の加減算器,及び積和回路群12の積和回路の数をそれぞれ周波数配置がDC(直流)対称の4つのサブキャリアのうちのDC対称とみなせる組の片側における総数に対応させて2つ設けている。各加減算回路11a,11bでは送信すべき帯域制限されたデジタル処理信号としてベースバンド信号に関する異なる同相成分P及び直交成分Qを入力したものをそれぞれ加算,減算し、各積和回路12a,12bでは各発振器13a,13bからの異なる周波数信号及び異なるベースバンド信号を変調操作することでそれぞれ実数データ信号及び虚数データ信号を生成し、加算器14aでは実数データ信号同士を,加算器14bでは虚数データ信号同士を加算する。
Claim (excerpt):
周波数配置が直流対称な複数のサブキャリアを一括送信するマルチキャリア伝送に際してデジタル信号処理により変調操作を行うマルチキャリア信号生成装置において、前記複数のサブキャリアに関する生成用として異なる周波数信号をそれぞれ発生する複数の発振器を備えた発振器群と、送信すべき帯域制限されたデジタル処理信号に関する異なる同相成分及び直交成分を入力したものをそれぞれ加算,減算する複数の加減算回路を備えた加減算回路群と、前記異なる周波数信号及び前記加算,減算された異なるデジタル処理信号を変調操作することでそれぞれ実数データ信号及び虚数データ信号を生成する複数の積和回路を備えた積和回路群と、前記複数の積和回路からそれぞれ前記実数データ信号同士を入力して加算する加算器,及び前記虚数データ信号同士を入力して加算する加算器を備えた加算器群とを含み、前記複数の発振器,前記複数の加減算回路,及び前記複数の積和回路は、前記複数のサブキャリアのうちの前記直流対称とみなせる組の片側における総数に対応させて設けられたことを特徴とするマルチキャリア信号生成装置。

Return to Previous Page