Pat
J-GLOBAL ID:200903068146863620
反射型薄膜トランジスタアレイ素子
Inventor:
Applicant, Patent owner:
Agent (1):
蔵合 正博
Gazette classification:公開公報
Application number (International application number):1993005312
Publication number (International publication number):1994214254
Application date: Jan. 14, 1993
Publication date: Aug. 05, 1994
Summary:
【要約】【目的】 本発明は、液晶表示装置に用いる反射型薄膜トランジスタアレイに関するもので、特に、高画質でかつ、大型、大容量液晶表示素子を実現することが出来る新しい薄膜トランジスタアレイを提供することを目的とする。【構成】 薄膜トランジスタ部104や電圧供給用駆動回路部と絵素電極105とをそれぞれ絶縁基板107の表裏に分散して形成し、複数枚敷き詰めたときのつなぎ目部分に生じる絵素ピッチのズレを完全に解消するとともに、大画面化、大容量化によって発生する配線抵抗と配線容量の増大、さらには、画像性能の劣化も解消し、高画質な超大画面ディスプレイを実現するものである。
Claim (excerpt):
絶縁基板の第1主平面上に、複数の走査配線および複数の信号配線と、それらの各交差点に対応して設けられたドレイン電極と、これらの各電極に対応して接続された少なくとも1つ以上の薄膜トランジスタと、前記走査配線と信号配線に信号を供給する駆動回路とを有し、前記絶縁基板の第2主平面上に、前記ドレイン電極に対応してマトリックス状に形成された複数の絵素電極を有し、かつ前記各絵素電極とそれに対応する前記各ドレイン電極が電気的に接続されていることを特徴とする反射型薄膜トランジスタアレイ素子。
IPC (3):
G02F 1/136 500
, G02F 1/1343
, H01L 29/784
Patent cited by the Patent:
Cited by examiner (8)
Show all
Return to Previous Page