Pat
J-GLOBAL ID:200903068205161766

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 小鍜治 明 (外2名)
Gazette classification:公開公報
Application number (International application number):1991180837
Publication number (International publication number):1993029378
Application date: Jul. 22, 1991
Publication date: Feb. 05, 1993
Summary:
【要約】【目的】 ボンディング不良を生じずにかつドライエッチング工程のプロセスマージンの大きい半導体装置の製造工程を提供する。【構成】 砒化ガリウム基板上にボンディング用パッドを形成する工程と、上記砒化ガリウム基板上から上記パッド上にかけて表面保護膜を形成する工程と、ドライエッチング方法を用いて上記砒化ガリウム基板上の上記表面保護膜を除去してスクライブラインを形成し、次にドライエッチング方法を用いて上記パッド上の上記表面保護膜を除去してボンディング領域を形成する工程とを備えたもの。あるいは上記最終二工程の順序を逆にしたもの。【効果】 ボンディング不良を生じず、かつプロセスマージンを大きくとることができ、プロセス最終工程および組立工程での歩留まり向上に寄与する。
Claim (excerpt):
砒化ガリウム基板上にボンディング用パッドを形成する工程と、上記砒化ガリウム基板上から上記パッド上にかけて表面保護膜を形成する工程と、ドライエッチング方法を用いて上記砒化ガリウム基板上の上記表面保護膜を除去してスクライブラインを形成し、次にドライエッチング方法を用いて上記パッド上の上記表面保護膜を除去してボンディング領域を形成する工程とを備えたことを特徴とする半導体装置の製造方法。
IPC (4):
H01L 21/60 301 ,  H01L 21/302 ,  H01L 21/318 ,  H01L 21/78

Return to Previous Page