Pat
J-GLOBAL ID:200903068319508014
半導体装置の製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
高月 亨
Gazette classification:公開公報
Application number (International application number):1994112865
Publication number (International publication number):1995321102
Application date: May. 26, 1994
Publication date: Dec. 08, 1995
Summary:
【要約】【目的】 素子分離にLOCOS法等の選択酸化法を用いる際に、電子捕獲準位が少ない、信頼性の高い絶縁膜(MOS型トランジスタのゲート絶縁膜、MOSキャパシタの絶縁膜)を提供する技術を得る。【構成】 水分含有量が少ない雰囲気もしくは水分含有量が極めて少ない雰囲気で処理を行う素子分離領域形成工程Iを行い、LOCOS領域等を形成し、かつ、水分含有量が極めて少ない酸化性雰囲気での酸化工程IIを行い、ゲート酸化膜等を形成する。
Claim (excerpt):
絶縁性酸化薄膜を素子の構成要素として少なくとも備えるとともに、選択酸化法により形成される素子分離領域を有する半導体装置の製造方法において、水分含有量が少ない雰囲気もしくは水分量が極めて少ない雰囲気で処理することにより前記素子分離領域を形成し、かつ、前記絶縁性酸化薄膜を水分含有量が極めて少ない酸化性雰囲気で処理することにより形成することを特徴とする半導体装置の製造方法。
IPC (3):
H01L 21/316
, H01L 21/76
, H01L 29/78
FI (3):
H01L 21/94 A
, H01L 21/76 M
, H01L 29/78 301 G
Return to Previous Page