Pat
J-GLOBAL ID:200903068646145332

半導体装置用パッケージ及びその製造方法並びに半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 綿貫 隆夫 (外1名)
Gazette classification:公開公報
Application number (International application number):1993073832
Publication number (International publication number):1994291243
Application date: Mar. 31, 1993
Publication date: Oct. 18, 1994
Summary:
【要約】【目的】 パッケージサイズをコンパクト化でき、表面実装を可能にするとともに、容易に多ピン化できるパッケージを容易に製造する。【構成】 半導体チップを搭載するベース基板10上に半導体チップ22に接続されるインナーリード20aと外部接続用のアウターリード等の導体パターン20が形成され、前記ベース基板10とともに前記導体パターン20が一体に絞り加工されて、前記アウターリードが設けられる前記ベース基板10の周縁部に対して半導体チップ22の接合部位がくぼみ形成されたことを特徴とする。
Claim (excerpt):
半導体チップを搭載するベース基板上に半導体チップに接続されるインナーリードと外部接続用のアウターリード等の導体パターンが形成され、前記ベース基板とともに前記導体パターンが一体に絞り加工されて、前記アウターリードが設けられる前記ベース基板の周縁部に対して半導体チップの接合部位がくぼみ形成されたことを特徴とする半導体装置用パッケージ。

Return to Previous Page