Pat
J-GLOBAL ID:200903068666952943
半導体装置の製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
船橋 國則
Gazette classification:公開公報
Application number (International application number):1994257960
Publication number (International publication number):1996125016
Application date: Oct. 24, 1994
Publication date: May. 17, 1996
Summary:
【要約】【目的】 隣接配線間容量を低減するとともに、金属配線間のギャップ処理など加工プロセスを容易にした半導体装置の製造方法を提供する。【構成】 基板10上に形成された金属配線12...上に絶縁層13を形成する工程と、予め用意した耐熱性高分子フィルム15の表面に絶縁膜16を形成する工程と、絶縁膜16を形成した耐熱性高分子フィルム15を、その絶縁膜16側が基板10上に形成された絶縁層13に密着するようにして基板10上に当接させ、その状態で耐熱性高分子フィルム15を灰化除去する工程とを備えてなる半導体装置の製造方法。耐熱性高分子フィルム15と基板10とを当接させるに先立ち、耐熱性高分子フィルム15の絶縁膜16面および基板10上の絶縁層13面のうちの少なくとも一方をプラズマ処理するか、あるいは表面改質剤を吸着させてもよい。。
Claim (excerpt):
基板上に形成された金属配線上に絶縁層を形成する工程と、予め用意した耐熱性高分子フィルムの表面に絶縁膜を形成する工程と、該絶縁膜を形成した耐熱性高分子フィルムを、その絶縁膜側が前記基板上に形成された絶縁層に密着するようにして該基板上に当接させ、その状態で前記耐熱性高分子フィルムを灰化除去する工程とを備えてなることを特徴とする半導体装置の製造方法。
IPC (2):
H01L 21/768
, H01L 21/027
FI (3):
H01L 21/90 M
, H01L 21/30 572 A
, H01L 21/90 V
Return to Previous Page