Pat
J-GLOBAL ID:200903068669530004
プラズマディスプレイ装置
Inventor:
,
,
,
,
,
Applicant, Patent owner:
,
Agent (1):
武 顕次郎
Gazette classification:公開公報
Application number (International application number):1997018877
Publication number (International publication number):1998214569
Application date: Jan. 31, 1997
Publication date: Aug. 11, 1998
Summary:
【要約】【課題】 装置の大型化を図った場合でも高い輝度特性を有し、表示駆動回路が複雑でなく、装置の寿命が短くならないプラズマディスプレイ装置を提供する。【解決手段】 管1内に、中間絶縁層9を介して重ね合わせたメモリー素子61、62 、平行配置の複数本のアノード電極4、アノード電極4と直交して平行配置の複数本のカソード電極5を設け、メモリー素子61 、62 は、メモリー電極71 、72 、電極71 、72 を内封して電極71 、72 間にマトリクス状に複数の貫通孔81H、82Hを有する絶縁膜81 、82 からなり、中間絶縁層9は、貫通孔81H、82Hと同数の貫通孔9H を有し、メモリー素子61 、62 と中間絶縁層9とを重ね合わせた際、貫通孔81H、82Hと対応する貫通孔9H を各別に連通させた複数の連通部に、アノード電極4とカソード電極5を結合させて複数の放電セル10を形成し、中間絶縁層9の厚さを0.3乃至2.0mmの範囲に選んだ。
Claim (excerpt):
放電気体を封入したプラズマディスプレイ管内に、中間絶縁層を介して重ね合わせた一対のメモリー素子と、平行配置された複数本の第1アドレス電極と、前記第1アドレス電極と直交するように平行配置された複数本の第2アドレス電極とを設け、前記一対のメモリー素子は、平行配置されたメモリー電極と、前記メモリー電極を内封するとともに前記メモリー電極とともにマトリクス状に複数の貫通孔を有する絶縁膜とからなり、前記中間絶縁層は、前記一対のメモリー素子の前記複数の貫通孔と同数の複数の貫通孔を有し、前記一対のメモリー素子と前記中間絶縁層とを重ね合わせた際に、前記一対のメモリー素子の複数の貫通孔と対応する前記中間絶縁層の複数の貫通孔を各別に連通させた複数の連通部に、前記第1アドレス電極及び前記第2アドレス電極とを結合させて複数の放電セルを形成し、前記中間絶縁層の厚さを0.3乃至2.0mmの範囲内に選んだことを特徴とするプラズマディスプレイ装置。
Return to Previous Page