Pat
J-GLOBAL ID:200903069449350796

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 梅田 勝
Gazette classification:公開公報
Application number (International application number):1992002006
Publication number (International publication number):1993190485
Application date: Jan. 09, 1992
Publication date: Jul. 30, 1993
Summary:
【要約】【構成】 シリコン基板1にP型拡散層2及びN型拡散層3を形成し、層間絶縁膜4を堆積した後、RIE法を用いて、コンタクトホール5を形成する。この時、拡散層2,3に生じる欠陥層6を酸素プラズマからの酸素ラジカルによる低温酸化を行い、シリコン酸化膜7を形成する。次に、フッ酸を用いたウェットエッチングにより、シリコン酸化膜7を除去する。【効果】 欠陥層6除去後の拡散層の掘れ量が減少し、半導体装置の信頼性が向上し、また、高歩留まりでの生産が可能となる。
Claim (excerpt):
コンタクトホール形成の際、エッチングにより半導体基板に生じる欠陥層を除去する工程を有する半導体装置の製造方法において、コンタクトホール形成後、上記欠陥層を酸素プラズマからの酸素ラジカルによる低温酸化により、酸化する工程と、該工程において形成された酸化膜をフッ酸を用いたウェットエッチングにより除去する工程と、を有することを特徴とする半導体装置の製造方法。
IPC (4):
H01L 21/28 ,  H01L 21/302 ,  H01L 21/306 ,  H01L 21/316
Patent cited by the Patent:
Cited by examiner (2)
  • 特開昭58-182821
  • 特開昭62-252134

Return to Previous Page