Pat
J-GLOBAL ID:200903069553756990

誤り監視用BIP-N符号演算付加・照合回路

Inventor:
Applicant, Patent owner:
Agent (1): 井桁 貞一
Gazette classification:公開公報
Application number (International application number):1991187638
Publication number (International publication number):1993037497
Application date: Jul. 26, 1991
Publication date: Feb. 12, 1993
Summary:
【要約】【目的】 本発明は、SDH網において、VC-32フレームのBIP-N符号を演算する誤り監視用BIP-N符号演算付加・照合回路に関し、BIP-N符号を3チャンネル分まとめて演算するようにして、回路規模を縮小することを目的とする。【構成】 SDHのVC-32からSTM-1への多重化に際し、VC-32のデータを3チャンネル分まとめてSTM-1のデータとして出力する送信部101と、STM-1のデータについてBIP-N符号を演算するパリティ演算部102と、演算されたBIP-N符号を保持する保持部103と、保持されたBIP-N符号を、次フレームのSTM-1のデータのパスオーバーヘッドにB3の値として付加する付加部104と、から構成する。
Claim (excerpt):
SDHで定義された同期インタフェース速度で伝送を行う伝送路に設けられ、VC-32からSTM-1への多重化に際し、VC-32のデータを受け、そのデータを3チャンネル分まとめてSTM-1のデータとして出力する送信部(101)と、送信部(101)から出力されたSTM-1のデータについてBIP-N符号を演算するパリティ演算部(102)と、パリティ演算部(102)によって演算されたBIP-N符号を保持する保持部(103)と、保持部(103)によって保持されたBIP-N符号を、次フレームのSTM-1のデータのパスオーバーヘッドにB3の値として付加する付加部(104)と、を備えてなる誤り監視用BIP-N符号演算付加回路。
IPC (5):
H04L 1/00 ,  G06F 11/10 320 ,  G06F 11/10 ,  G06F 13/00 301 ,  H03M 13/00

Return to Previous Page