Pat
J-GLOBAL ID:200903069554837005
半導体装置および半導体装置の製造方法
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
岡田 和秀
Gazette classification:公開公報
Application number (International application number):1995336815
Publication number (International publication number):1997181159
Application date: Dec. 25, 1995
Publication date: Jul. 11, 1997
Summary:
【要約】【課題】 CMP法もしくはエッチバック法における平坦性のパターン依存性を低減し、表面に段差のない完全平坦化が実現されたトレンチパターンを形成できるようにする。【解決手段】 素子領域外32に、規則性を有する繰り返しの溝の配列パターンであるダミーパターン27を設け、このダミーパターン27によって凸部が一様に分布するようにし、CMP法あるいはエッチバック法のパターン依存性を低減している。
Claim (excerpt):
トレンチパターンでそれぞれ分離された複数の素子領域に素子がそれぞれ形成される半導体装置において、前記素子領域以外の領域であって、かつ前記トレンチパターンを除いた領域に、溝または穴の配列パターンであるダミーパターンが形成され、該ダミーパターンによって区画形成された凸部は、規則性を有する繰り返しで存在するとともに、隣接する凸部間の距離は、10μm以下であって、かつ所要の素子領域の平均の面積と、前記凸部の繰り返しの基本単位の面積との比が、0.5以上2以下であり、前記トレンチパターンおよび前記ダミーパターンは、絶縁膜で埋没されることを特徴とする半導体装置。
IPC (4):
H01L 21/76
, H01L 21/304 321
, H01L 21/768
, H01L 27/08 331
FI (5):
H01L 21/76 N
, H01L 21/304 321 Z
, H01L 27/08 331 D
, H01L 21/76 S
, H01L 21/90 V
Return to Previous Page