Pat
J-GLOBAL ID:200903069681104734

演算処理用半導体回路および演算処理方法

Inventor:
Applicant, Patent owner:
Agent (1): 福森 久夫
Gazette classification:再公表公報
Application number (International application number):JP1998005720
Publication number (International publication number):WO1999031573
Application date: Dec. 17, 1998
Publication date: Jun. 24, 1999
Summary:
【要約】無駄な処理を抑制して、データの処理を高速にすることができ、かつ、回路面積を小さくすることができる演算処理用半導体回路および演算処理方法を提供する。入力されたデータの演算をする演算ユニットを備え、この演算ユニットは、入力された桁のデータを演算時間単位内で演算し、演算で得た結果を示す演算結果を出力し、演算によって桁上げが発生すると、この桁上げを示す桁上げデータを出力する演算回路(加算器1〜3)と、演算回路からの演算結果を1演算時間単位分だけ遅延する遅延手段(メモリ4)とを具備した。
Claim (excerpt):
複数の桁で構成される数のデータが1つ以上入力され、かつ、前記数のデータの上位桁側から演算時間単位につき1桁毎に順に入力される演算処理用半導体回路であって、 前記入力されたデータの演算をする演算ユニットを備え、 前記演算ユニットは、 入力された桁のデータを演算時間単位内で演算し、演算で得た結果を示す演算結果を出力し、演算によって桁上げが発生すると、この桁上げを示す桁上げデータを出力する演算回路と、 前記演算回路からの演算結果を1演算時間単位分だけ遅延する遅延手段とを具備した演算ユニットを具備することを特徴とする演算処理用半導体回路。
IPC (1):
G06F 7/00

Return to Previous Page