Pat
J-GLOBAL ID:200903070481933793

半導体集積回路装置およびその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 筒井 大和
Gazette classification:公開公報
Application number (International application number):1994031729
Publication number (International publication number):1995240502
Application date: Mar. 02, 1994
Publication date: Sep. 12, 1995
Summary:
【要約】【目的】 半導体基板と配線との間に形成される浮遊容量を低減し、信号伝送速度を向上させる。【構成】 フィールド絶縁膜7の上部に配置されたAl配線9dの直下のエピタキシャル層3中に酸化シリコン膜などの絶縁膜を埋め込んで絶縁層10を形成することにより、Al配線9dとその直下のエピタキシャル層3との間に形成される浮遊容量の低減を図る。
Claim (excerpt):
半導体基板の主面に所定の半導体素子が形成された活性領域と、前記活性領域の周囲を囲む素子分離領域とを備える半導体集積回路装置であって、少なくともその上部に配線が形成された前記素子分離領域の下部の前記半導体基板中に絶縁層を設けたことを特徴とする半導体集積回路装置。
IPC (5):
H01L 27/04 ,  H01L 21/822 ,  H01L 21/265 ,  H01L 21/76 ,  H01L 21/3205
FI (4):
H01L 27/04 D ,  H01L 21/265 J ,  H01L 21/76 Z ,  H01L 21/88 A

Return to Previous Page