Pat
J-GLOBAL ID:200903071810037407

乱数生成装置

Inventor:
Applicant, Patent owner:
Agent (1): 中島 司朗
Gazette classification:公開公報
Application number (International application number):1997049369
Publication number (International publication number):1998247140
Application date: Mar. 04, 1997
Publication date: Sep. 14, 1998
Summary:
【要約】【課題】 チャレンジ・レスポンス型の機器間認証に用いられる長いビットのチャレンジデータを生成する乱数生成装置を小規模のハードウェアで実現する。【解決手段】 16ビットのフリーランカウンタ11と、64ビットのシフトレジスタ12a〜12dと、新たな乱数を生成する旨の要求を受けるとシフトレジスタ12aの値を右に16ビットシフトさせ、左端16ビットにフリーランカウンタ11の値を格納する制御部10とを備える。
Claim (excerpt):
nビットの乱数を生成する乱数生成装置であって、前記乱数を保持するための保持手段と、nより小さいkビットの乱数を生成する乱数生成手段と、新たな乱数を生成する旨の指示を受けると前記乱数生成手段により生成された乱数を前記保持手段の一部に格納すると共に前記保持手段の残る部分には前記保持手段に保持されていた直前の乱数を再利用した値を格納する格納手段と、前記格納手段により前記保持手段に格納された値を新たな乱数として出力する出力手段とを備えることを特徴とする乱数生成装置。
IPC (3):
G06F 7/58 ,  G09C 1/00 650 ,  H04L 9/32
FI (3):
G06F 7/58 A ,  G09C 1/00 650 B ,  H04L 9/00 671
Patent cited by the Patent:
Cited by examiner (2)
  • 特開平4-370827
  • 特開昭61-163435

Return to Previous Page