Pat
J-GLOBAL ID:200903071906471710

コンバータ回路

Inventor:
Applicant, Patent owner:
Agent (1): 高山 道夫
Gazette classification:公開公報
Application number (International application number):1996029936
Publication number (International publication number):1997205771
Application date: Jan. 23, 1996
Publication date: Aug. 05, 1997
Summary:
【要約】【課題】 少ない部品で、安価であり、しかも高効率と低ノイズを兼ね備えたコンバータ回路を提供する。【解決手段】 スイッチングトランスTの1次側回路をスイッチング素子Q1により、ON/OFFすることで、2次側回路にエネルギーを放出する自励式RCCのコンバータ回路において、前記スイッチング素子Q1のドライブ信号を遅延することによりターンONのタイミングを遅延させるドライブ遅延手段と、スイッチング素子Q1のON/OFF比を50パーセントを超える値とするデューティー増長手段とを備え、前記ドライブ遅延手段は制御入力端子に静電容量を有するスイッチング素子Q1とこのスイッチング素子Q1の制御入力端子に接続される抵抗素子R1とからなり、前記デューティー増長手段はスイッチングトランスTの1次巻線の巻数とインダクタンスを調節する構成とし、特別な部品を使用しないで、スイッチング素子Q1のソフトスイッチング動作と、スナバコンデンサの大容量化、サージエネルギーの回生を可能とした。
Claim (excerpt):
スイッチングトランスの1次側回路をスイッチング素子により、ON/OFFすることで、2次側回路にエネルギーを放出するコンバータ回路において、スイッチング素子のドライブ信号を遅延することでターンONのタイミングを遅延させるドライブ遅延手段と、スイッチング素子のON/OFF比を50パーセントを超える値とするデューティー増長手段とを備えたことを特徴とするコンバータ回路。
IPC (2):
H02M 3/338 ,  H02M 3/28
FI (2):
H02M 3/338 A ,  H02M 3/28 H

Return to Previous Page