Pat
J-GLOBAL ID:200903072301941273

インバータ回路

Inventor:
Applicant, Patent owner:
Agent (1): 伊丹 勝
Gazette classification:公開公報
Application number (International application number):1996259457
Publication number (International publication number):1998108477
Application date: Sep. 30, 1996
Publication date: Apr. 24, 1998
Summary:
【要約】【課題】 電力損失や波形歪を増大させることなく、短絡電流を抑制したインバータ回路を提供する。【解決手段】 MOS型トランジスタを正負電源と負荷の間にブリッジ接続して構成され、所定の繰り返し周期で各MOS型トランジスタをオンオフ駆動して直流電圧を交流電圧に変換するインバータ回路において、各MOS型トランジスタのゲート端子とこのゲート端子への駆動信号入力端子の間にゲート端子の電荷制御を行うゲート電荷制御回路が介挿される。ゲート電荷制御回路は、MOS型トランジスタのオフからオンへの遷移時に複数ステップで切り替わるゲート駆動波形を生成してゲート端子に供給する駆動波形生成回路11と、ゲート端子の電圧を検出する電圧検出回路12と、この電圧検出回路12の検出出力に応じて駆動波形生成回路11のステップ切替えを制御する切替制御回路13とから構成される。
Claim (excerpt):
MOS型トランジスタを正負電源と負荷の間にブリッジ接続して構成され、所定の繰り返し周期で各MOS型トランジスタをオンオフ駆動して直流電圧を交流電圧に変換するインバータ回路であって、各MOS型トランジスタのゲート端子とこのゲート端子への駆動信号入力端子の間に前記ゲート端子の電荷制御を行うゲート電荷制御手段が介挿されたインバータ回路において、前記各ゲート電荷制御手段は、前記MOS型トランジスタのオフからオンへの遷移時に複数ステップで切り替わるゲート駆動波形を生成して前記ゲート端子に供給する駆動波形生成手段と、前記ゲート端子の電圧を検出する電圧検出手段と、この電圧検出手段の検出出力に応じて前記駆動波形生成手段のステップ切替えを制御する切替制御手段とを有することを特徴とするインバータ回路。
IPC (5):
H02M 7/537 ,  H02M 1/08 ,  H02M 1/08 351 ,  H02M 7/5387 ,  H03K 17/16
FI (6):
H02M 7/537 C ,  H02M 7/537 E ,  H02M 1/08 A ,  H02M 1/08 351 A ,  H02M 7/5387 Z ,  H03K 17/16 L

Return to Previous Page