Pat
J-GLOBAL ID:200903072311687707

薄膜トランジスタマトリクス及びそれを用いた液晶表示装置

Inventor:
Applicant, Patent owner:
Agent (1): 小川 勝男
Gazette classification:公開公報
Application number (International application number):1992034712
Publication number (International publication number):1993232503
Application date: Feb. 21, 1992
Publication date: Sep. 10, 1993
Summary:
【要約】【目的】ゲート配線とドレイン配線の短絡モードによる線欠陥を完全に救済することができると同時に、レーザートリミング用スペースを減少させ、開口率を上げることのできるアクティブマトリクス型液晶表示装置の画素構成を提供する。【構成】ゲート配線2はドレイン配線1との交差部において2本に分割、ドレイン電極4とドレイン配線1の接続点は、2本に分離した一方のゲート配線2aと他方のゲート配線2bの間に位置している。ゲート配線2とドレイン配線1の交差部でゲート配線2とドレイン配線1が短絡したとき、2本に分離したゲート配線2a,2bのうち、短絡部9を含む分離した一方のゲート配線2aとゲート配線2の2つの接続点にレーザートリミングを施す。
Claim (excerpt):
透明絶縁基板上にマトリクス状に配列された薄膜トランジスタ素子と、前記薄膜トランジスタ素子を駆動すべく行方向に配設された複数のゲート配線と、列方向に配設された複数のドレイン配線と、ゲート配線に接続されたゲート電極と、ドレイン配線に接続されたドレイン電極と画素電極に接続されたソース電極を具備した薄膜トランジスタマトリクス基板において、少なくともゲート配線とドレイン配線の交差部のゲート配線を複数本に分割し、分割された一方のゲート配線と他方のゲート配線の間にドレイン配線とドレイン電極の接続点を設けたことを特徴とする薄膜トランジスタマトリクス。

Return to Previous Page