Pat
J-GLOBAL ID:200903072370340303

静止画ダビング装置

Inventor:
Applicant, Patent owner:
Agent (1): 田澤 博昭 (外1名)
Gazette classification:公開公報
Application number (International application number):1993101823
Publication number (International publication number):1994292127
Application date: Apr. 06, 1993
Publication date: Oct. 18, 1994
Summary:
【要約】【目的】 静止画ダビング装置において、他信号線へのクロストーク、不要輻射、データとクロックのタイミングの監視、信号の減衰の影響を考慮することを大幅に軽減すること。また、短時間で大量のデータを転送すること。【構成】 クロック発生回路49-1により、画像表示のデータレートより少なくとも低速、高速のデータレートを得る複数の異なるクロックを発生し、ダビング時に、クロックセレクタ回路37-1により、上記クロック発生回路49-1により発生した複数の異なるクロックの中から一クロックを選択し、制御回路40-1、インターフェース回路41-1により、選択されたクロックに基づくデータレートでデータ転送を行う。
Claim (excerpt):
画像表示のデータレートより少なくとも低速、高速のデータレートを得る複数の異なるクロックを発生するクロック発生手段と、ダビング時に、前記クロック発生手段により発生した複数の異なるクロックの中から一クロックを選択する選択手段と、前記選択手段により選択されたクロックに基づくデータレートでデータ転送を行う転送手段とを備えた静止画ダビング装置。
IPC (3):
H04N 5/91 ,  H04N 5/907 ,  H04N 9/79

Return to Previous Page